CLRC63201T CIRCUIT INTÉGRÉ LECTEUR RFID 13.56MHZ 32SO ISO Circuits intégrés CLRC63201T0FE112
Circuit intégré lecteur RFID CLRC63201T
,circuit intégré RFID 13
,56 MHz ISO
Le système d'exploitation de l'équipement est basé sur des systèmes de gestion de l'équipement.
Les circuits intégrés ISO CLRC63201T0FE112 Description:
Le lecteur RFID IC 13,56 MHz ISO 14443, ISO 15693, MIFARE SPI 3,3 V à 5 V
Classifications environnementales et d'exportation
| Attribut | Définition |
|---|---|
| Statut de la réglementation RoHS | Conforme à la norme ROHS3 |
| Niveau de sensibilité à l'humidité (MSL) | 3 (168 heures) |
| Statut REACH | REACH Non affecté |
| Nom de la banque | 3A991B1A |
| HTSUS | 8542.32.0071 |
Les circuits intégrés ISO CLRC63201T0FE112 Description:
Le lecteur RFID IC 13,56 MHz ISO 14443, ISO 15693, MIFARE SPI 3,3 V à 5 V
Le CLRC632 est un circuit intégré hautement intégré pour la communication sans contact à 13,56 MHz.
• modulation et démodulation exceptionnelles pour la communication passive sans contact
• une large gamme de méthodes et de protocoles
• un petit ensemble entièrement intégré
• compatibilité avec les étiquettes MFRC500, MFRC530, MFRC531 et SLRC400 Toutes les couches de protocole des normes de communication ISO/CEI 14443 A et ISO/CEI 14443 B sont prises en charge à condition:
• des composants supplémentaires, tels que l'oscillateur, l'alimentation, la bobine, etc., sont correctement appliqués.
• les protocoles normalisés tels que l'ISO/CEI 14443-4 et/ou l'ISO/CEI 14443 B anti-collision sont correctement mis en œuvre;
Les spécifications:
|
Numéro de la partie
|
Le système de contrôle de l'équipement doit être équipé d'un système de contrôle de l'équipement.112
|
| Catégorie | Composants électroniques |
|
Les produits de base
|
Circuits intégrés RF/IF et RFID IC
|
| Famille |
RFID, accès RF, circuits intégrés de surveillance
|
|
Mfr
|
Je vous en prie.
|
|
Série
|
Le code I
|
|
Le paquet
|
Le rouleau
|
|
Statut de la partie
|
Actif
|
|
Le type
|
Lecteur RFID
|
|
Fréquence
|
130,56 MHz
|
|
Les normes
|
La valeur de l'échantillon est calculée en fonction de l'échantillon.
|
|
Interface
|
SPI
|
|
Voltage - alimentation
|
3.3V à 5V
|
|
Température de fonctionnement
|
-40°C à 150°C
|
|
Type de montage
|
Monture de surface
|
|
Emballage / boîtier
|
32-SOIC (0,295", largeur de 7,50 mm)
|
|
Paquet de dispositifs fournis par le fournisseur
|
32-SO
|
|
Numéro du produit de base
|
Le nombre total de personnes concernées
|
Application du produit
Systèmes de paiement électronique
Systèmes d'identification
Systèmes de contrôle d'accès
Services à l'abonné
Systèmes bancaires
Systèmes de contenu numérique
Informations générales:
Circuits analogiques hautement intégrés pour la démodulation et le décodage de la réponse de la carte/étiquette
Les pilotes de sortie tamponnés permettent la connexion de l'antenne en utilisant un minimum de composants externes
Distance de fonctionnement de proximité jusqu'à 100 mm
Prend en charge les normes ISO/CEI 14443 A et ISO/CEI 14443 B
Prend en charge les circuits intégrés de carte à double interface MIFARE et les protocoles MIFARE Mini, MIFARE 1K, MIFARE 4K
Communication sans contact à des débits baud plus élevés MIFARE (jusqu'à 424 kBd)
Prend en charge les protocoles I-CODE1 et ISO/IEC 15693
Crypto1 et mémoire à clé interne sécurisée non volatile
La valeur de l'écart entre les deux niveaux est calculée en fonction de l'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart entre les niveaux d'écart.
Interface de microprocesseur parallèle avec verrou d'adresse interne et ligne IRQ
Compatibilité avec SPI
Détection automatique du type d'interface de microprocesseur parallèle
Buffer FIFO d'envoi et de réception de 64 octets
Réinitialisation dure avec fonction de faible consommation
Mode désactivé contrôlé par logiciel
Températeur programmable
Numéro de série unique
Configuration de démarrage programmable par l'utilisateur
Cadrage orienté bit et orienté byte
Pions d'alimentation indépendants pour modules analogiques, numériques et émetteurs
Le tampon de l'oscillateur interne optimisé pour une faible vibration de phase permet une connexion au quartz de 13,56 MHz
Filtrage par fréquence d'horloge
3.3 V à 5 V pour l'émetteur à courte portée et à proximité
3.3 V ou 5 V pour le module numérique
Des images:
![]()