> 상품 > 통합 회로 > CL21B225KAFVPNE는 2.2µF, ±10% 허용 오차, 50V 정격 및 X7R 유전체를 갖춘 적층 세라믹 커패시터로, 소비자 전자 회로에 널리 사용됩니다.

CL21B225KAFVPNE는 2.2µF, ±10% 허용 오차, 50V 정격 및 X7R 유전체를 갖춘 적층 세라믹 커패시터로, 소비자 전자 회로에 널리 사용됩니다.

Category:
통합 회로
Price:
Negotiated
Payment Method:
T/T, 서부 동맹
Specifications
출력 단계:
1
기술:
CMOS, 양극성, Bicmos
시리즈:
80C
슬림 속도:
0.75V/µs
이득 대역폭 제품:
25MHz
데이터 인터페이스:
SPI
작동 온도:
-40 ° C ~ 150 ° C (TJ)
출력 구성:
긍정적인
공급 업체 장치 패키지:
38 TSSOP-EP
동기 정류기:
아니요
digikey 프로그램 가능:
확인되지 않았습니다
제품명:
아날로그 통합 회로
온도범위:
-40°C ~ 125°C
응용:
신호 증폭, 필터링, 데이터 변환
제조업체예:
텍사스 인스트루먼트, 아날로그 디바이스, Maxim Integrated
강조하다:

적층 세라믹 커패시터 2.2µF 50V

,

X7R 유전체 커패시터 ±10% 허용 오차

,

소비자 전자 제품용 세라믹 커패시터

소개
유형
설명
모두 선택
카테고리
커패시터
세라믹 커패시터
제조사
삼성전기
시리즈
CL
포장
테이프 및 릴 (TR)
컷 테이프 (CT)
Digi-Reel®
부품 상태
활성
정전 용량
2.2 µF
허용 오차
±10%
정격 전압
25V
온도 계수
X7R
작동 온도
-55°C ~ 125°C
특징
범용
등급
AEC-Q200
응용 분야
자동차
고장률
-
실장 유형
표면 실장, MLCC, 에폭시
패키지 / 케이스
0805 (2012 메트릭)
크기 / 치수
0.079" L x 0.049" W (2.00mm x 1.25mm)
높이 - 장착 시 (최대)
-
두께 (최대)
0.053" (1.35mm)
리드 간격
-
리드 스타일
-


가격 요구를 보내세요
재고:
MOQ: