ATF1504AS e ATF1504ASL Dispositivos Lógicos Programáveis Complexos Eletricamente Apagáveis Circuitos Integrados CI
ATF1504AS dispositivo lógico programável CI
,CI programável complexo eletricamente apagável
,ATF1504ASL circuito integrado com garantia
ATF1504AS e ATF1504ASL Dispositivos Lógicos Programáveis Complexos Eletricamente Apagáveis Circuitos Integrados CI Componentes Eletrônicos
Características:
Dispositivo Lógico Programável Complexo (CPLD) de Alta Densidade, Alto Desempenho, Eletricamente Apagável ̶ 64 Macrocelulas ̶ 5 Termos de Produto por Macrocelula, Expansível até 40 por Macrocelula ̶ 44, 84, 100 Pinos ̶ Atraso Máximo Pino a Pino de 7,5ns ̶ Operação Registrada até 125MHz ̶ Recursos de Roteamento Aprimorados
Programabilidade em Sistema (ISP) via JTAG
Macrocelula Lógica Flexível ̶ Flip-flops Configuráveis D/T/Latch ̶ Sinais Globais e Individuais de Controle de Registrador ̶ Habilitação de Saída Global e Individual ̶ Taxa de Slew de Saída Programável ̶ Opção de Coletor Aberto de Saída Programável ̶ Utilização Máxima de Lógica Enterrando um Registrador com uma Saída COM
Recursos Avançados de Gerenciamento de Energia ̶ Standby Automático de μA para a Versão "L" ̶ Modo Standby de 1mA Controlado por Pino ̶ Circuitos de Retenção de Pino Programáveis em Entradas e I/Os ̶ Recurso de Potência Reduzida por Macrocelula
Disponível em Faixas de Temperatura Comercial e Industrial
Disponível em PLCC de 44 e 84 pinos; TQFP de 44 e 100 pinos
Tecnologia EE Avançada ̶ 100% Testado ̶ Completamente Reprogramável ̶ 10.000 Ciclos de Programação/Apagamento ̶ 20 Anos de Retenção de Dados ̶ Proteção ESD de 2000V ̶ Imunidade a Latch-up de 200mA
Teste de Boundary-scan JTAG de acordo com IEEE Std. 1149.1-1990 e 1149.1a-1993 Suportado
Compatível com PCI
Pinos de I/O de 3,3V ou 5,0V
Fusível de Segurança
Opções de Pacote Verdes (Livre de Pb/Halogênio/Compatível com RoHS)
Especificação:
| Categoria | Circuitos Integrados (CIs) |
| Embarcado - CPLDs (Dispositivos Lógicos Programáveis Complexos) CI | |
| Fabricante | Microchip Technology |
| Série | ATF15xx |
| Pacote | Bandeja/Reel |
| Status da Peça | Ativo |
| Tipo Programável | Programável em Sistema (mínimo 10K ciclos de programa/apaga) |
| Tempo de Atraso tpd(1) Máx | 10 ns |
| Tensão de Alimentação - Interna | 4,5V ~ 5,5V |
| Número de Macrocelulas | 64 |
| Número de I/O | 32 |
| Temperatura de Operação | -40°C ~ 85°C (TA) |
| Tipo de Montagem | Montagem em Superfície |
| Pacote / Caixa | 44-TQFP |
| Pacote do Dispositivo Fornecedor | 44-TQFP (10x10) |
| Número do Produto Base |
ATF1504 |
O Atmel ATF1504AS(L) é um Dispositivo Lógico Programável Complexo (CPLD) de alto desempenho e alta densidade que utiliza a tecnologia de memória eletricamente apagável comprovada da Atmel. Com 64 macrocelulas lógicas e até 68 entradas, ele integra facilmente lógica de vários PLDs TTL, SSI, MSI, LSI e clássicos. As matrizes de comutação aprimoradas do ATF1504AS(L) aumentam a contagem de portas utilizáveis e as chances de modificações de design com pinos bloqueados bem-sucedidas. O ATF1504AS(L) possui até 68 pinos de I/O bidirecionais e quatro pinos de entrada dedicados, dependendo do tipo de pacote de dispositivo selecionado. Cada pino dedicado também pode servir como um sinal de controle global, clock de registrador, reset de registrador ou habilitação de saída. Cada um desses sinais de controle pode ser selecionado para uso individualmente dentro de cada macrocelula. Cada uma das 64 macrocelulas gera um feedback enterrado que vai para o barramento global. Cada pino de entrada e I/O também alimenta o barramento global. A matriz de comutação em cada bloco lógico seleciona 40 sinais individuais do barramento global. Cada macrocelula também gera um termo lógico de feedback que vai para um barramento regional. A lógica de cascata entre macrocelulas no ATF1504AS(L) permite a geração rápida e eficiente de funções lógicas complexas.
O ATF1504AS(L) contém quatro dessas cadeias lógicas; cada uma capaz de criar lógica de soma de termos com um fan-in de até 40 termos de produto.
A macrocelula ATF1504AS(L), mostrada na Figura 1, é flexível o suficiente para suportar funções lógicas altamente complexas operando em alta velocidade.
A macrocelula consiste em cinco seções:
Termos de Produto e Multiplexador de Seleção de Termos de Produto
Lógica OR/XOR/CASCADE
Flip-flop
Seleção e Habilitação de Saída
Entradas da Matriz Lógica
Opção de Retenção de Pino Programável para Entradas e I/Os
O ATF1504AS(L) oferece a opção de programar todos os pinos de entrada e I/O para que os circuitos de retenção possam ser utilizados. Quando qualquer pino é levado a um nível alto ou baixo e subsequentemente deixado flutuando, ele permanecerá nesse nível alto ou baixo anterior. Esta circuitação impede que linhas de entrada e I/O não utilizadas flutuem para níveis de tensão intermediários, o que causa consumo de energia desnecessário e ruído no sistema.
Os circuitos de retenção eliminam a necessidade de resistores pull-up externos e eliminam seu consumo de energia DC.
Classificações Ambientais e de Exportação
| ATRIBUTO | DESCRIÇÃO |
|---|---|
| Status RoHS | Compatível com ROHS3 |
| Nível de Sensibilidade à Umidade (MSL) | 3 (168 Horas) |
| Status REACH | REACH Não Afetado |
| ECCN | 3A991B1A |
| HTSUS | 8542.32.0071 |
Produtos relacionados :
| ATF1504AS-7AX44 44A |
| ATF1504AS-7JX44 44J |
| ATF1504AS-7AX100 100A |
| ATF1504AS-10AU44 44A |
| ATF1504AS-10JU44 44J |
| ATF1504AS-10AU100 100A |
| ATF1504AS-10JU84 84J |
| ATF1504ASL-25AU44 44A |
| ATF1504ASL-25AU100 100A |
![]()
![]()