ホーム > 製品 > 統合サーキット > TMS320VC5409APGE16 デジタルシグナルプロセッサ IC DSP集積回路 QFP144

TMS320VC5409APGE16 デジタルシグナルプロセッサ IC DSP集積回路 QFP144

Category:
統合サーキット
In-stock:
在庫あり
Price:
Negotiated
Payment Method:
T/T、ウェスタンユニオン
Specifications
カテゴリ:
集積回路(IC)
説明:
TMS320VC5409 固定小数点デジタル信号プロセッサ
詳細:
IC DSP 修正 PT 160 MIPS 144-LQFP
Serise:
デジタルシグナルプロセッサ DSP IC
タイプ:
汎用
取付タイプ:
表面実装
電圧 - 入力:
1.6V-3.3V
MFg:
テキサスの楽器
温度:
-40°C | 100°C (TC)
ハイライト:

TMS320VC5409APGE16

,

DSP集積回路 QFP144

,

TMS320VC5409APGE16 デジタルシグナルプロセッサ

紹介

TMS320VC5409APGE16 デジタルシグナルプロセッサ DSP 集積回路 QFP144 テキサス・インスツルメンツ IC

 

説明:

 

TMS320VC5409A 固定小数点デジタルシグナルプロセッサ(DSP)(以下、5409A と呼ぶ)
(特に指定がない限り)は、プログラムメモリバス1つとデータメモリバス3つを持つ、高度な改良型ハーバードアーキテクチャに基づいています。このプロセッサは、高い並列性を持つ算術論理演算ユニット(ALU)、アプリケーション固有のハードウェアロジック、オンチップメモリ、および追加のオンチップ
周辺機器を提供します。このDSPの運用柔軟性と速度の基盤は、高度に専門化された命令セットです。
プログラムとデータ空間を分離することで、プログラム命令とデータへの同時アクセスが可能になり、高い並列性が実現されます。1サイクルで2回の読み出しと1回の書き込み操作を実行できます。並列ストア命令とアプリケーション固有の命令は、このアーキテクチャを最大限に活用できます。
さらに、データとプログラム空間間でデータを転送することも可能です。このような並列性は、単一のマシンサイクルで実行できる強力な算術、論理、ビット操作命令のセットをサポートします。5409A には、割り込み、繰り返し操作、および関数呼び出しを管理するための制御メカニズムも含まれています。
仕様:固定小数点デジタルシグナルプロセッサ IC


部品番号
TMS320VC5409APGE16
カテゴリ
集積回路 (IC)
 
組み込み - DSP (デジタルシグナルプロセッサ)
製造元

 

テキサス・インスツルメンツ

シリーズ TMS320C54x
パッケージ
トレイ
部品ステータス
アクティブ
タイプ
固定小数点
インターフェース
ホストインターフェース、McBSP
クロックレート
160MHz
不揮発性メモリ
ROM (32kB)
オンチップRAM
64kB
電圧 - I/O
3.30V
電圧 - コア
1.60V
動作温度
-40℃~100℃ (TC)
実装タイプ
表面実装
パッケージ/ケース
144-LQFP
サプライヤーデバイスパッケージ
144-LQFP (20x20)
ベース製品番号
TMS320
特徴:
3つの並列ロードと1つのプログラムメモリバスを持つ高度なマルチバスアーキテクチャ
• 条件付きストア命令
• 割り込みからの高速リターン
• 40ビットバレルシフタと2つの独立した40ビットアキュムレータを含む40ビット算術論理演算ユニット(ALU)
• オンチップ周辺機器 - ソフトウェアでプログラム可能なウェイトステートジェネレータとプログラム可能な
• 17 x 17ビット並列乗算器と、パイプライン化されていないシングルサイクル乗算/アキュムレート(MAC)演算用の40ビット専用加算器に接続
• Viterbi演算子の加算/比較選択用の比較、選択、ストアユニット(CSSU)

 

• 40ビットアキュムレータ値の指数をシングルサイクルで計算する指数エンコーダ

• 8つの補助レジスタと2つの補助レジスタを持つ2つのアドレスジェネレータ

• バスホルダー機能を備えたデータバス

• 8M x 16ビットの最大アドレス指定可能な外部プログラム空間のための拡張アドレスモード

• CLKOUTオフ制御によりCLKOUTを無効化

• オンチップスキャンベースのエミュレーションロジック、IEEE Std 1149.1(JTAG)境界スキャンロジック(2)

• 32K x 16ビットオンチップRAM(構成内容: • 4つの8K x 16ビットオンチップデュアルアクセスプログラム/データRAMブロック

• 144ピンボールグリッドアレイ(BGA)(GGUサフィックス)

• 144ピン低背クアッドフラットパック(LQFP)(PGEサフィックス)

• プログラムメモリ用に構成された16K x 16ビットオンチップROM

• 6.25 nsシングルサイクル固定小数点命令実行時間(160 MIPS)

• 拡張外部インターフェース(XIO2)

• 8.33 nsシングルサイクル固定小数点命令実行時間(120 MIPS)

• プログラムコード用のシングルインストラクションリピートおよびブロックリピート操作

• 3.3 V I/O電源電圧(160および120 MIPS)

• ブロックメモリ移動命令によるプログラムおよびデータ管理の向上

• 32ビットロングワードオペランドを持つ命令

• 1.6 Vコア電源電圧(160 MIPS)

• 1.5 Vコア電源電圧(120 MIPS)(1)オンチップオシレータは、すべての5409Aデバイスで利用できるわけではありません。

関連製品:

デバイスオプションパッケージ周波数定格電流出力電圧

LMR33630ADDA DDA(8ピンHSOIC) 5 x 4 mm 400 kHz 3 A

LMR33630BDDA 1400 kHz 3 A 可変 

 

TMS320VC5409APGE16 デジタルシグナルプロセッサ IC DSP集積回路 QFP144 0

TMS320VC5409APGE16 デジタルシグナルプロセッサ IC DSP集積回路 QFP144 1

 

 

LMR33630CDDA 2100 kHz 3 A

 

LMR33630ARNX RNX(12ピンVQFN) 3 x 2 x 0.85 mm 400 kHz 3 A

LMR33630BRNX 1400 kHz 3 A 可変 LMR33630CRNX 2100 kHz 3 A

すべての寸法は公称値です

デバイスパッケージタイプパッケージ描画ピンSPQ長さ(mm)幅(mm)高さ(mm)

LMR33630ADDAR SO PowerPAD DDA 8 2500 366.0 364.0 50.0

LMR33630ARNXR VQFN-HR RNX 12 3000 213.0 191.0 35.0

 

LMR33630ARNXR VQFN-HR RNX 12 3000 210.0 185.0 35.0

LMR33630ARNXT VQFN-HR RNX 12 250 210.0 185.0 35.0

LMR33630ARNXT VQFN-HR RNX 12 250 213.0 191.0 35.0

LMR33630BDDAR SO PowerPAD DDA 8 2500 366.0 364.0 50.0

LMR33630BRNXR VQFN-HR RNX 12 3000 213.0 191.0 35.0

LMR33630BRNXR VQFN-HR RNX 12 3000 210.0 185.0 35.0

LMR33630BRNXT VQFN-HR RNX 12 250 213.0 191.0 35.0

LMR33630BRNXT VQFN-HR RNX 12 250 210.0 185.0 35.0

LMR33630CDDAR SO PowerPAD DDA 8 2500 366.0 364.0 50.0

LMR33630CRNXR VQFN-HR RNX 12 3000 213.0 191.0 35.0

LMR33630CRNXR VQFN-HR RNX 12 3000 210.0 185.0 35.0

LMR33630CRNXT VQFN-HR RNX 12 250 210.0 185.0 35.0

LMR33630CRNXT VQFN-HR RNX 12 250 213.0 191.0 35.0

TMS320VC5409APGE16 デジタルシグナルプロセッサ IC DSP集積回路 QFP144 2

 

 

 

 

 

 

RFQを送りなさい
ストック:
In Stock
MOQ:
1pieces